V-Tec AT16/C5 Spécifications Page 48

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 94
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 47
Si2400
48 Rev. 1.3
Table 28. Bit Mapped Register Summary
“S”
Register
Register
Address
(hex)
Register
Name
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Default
Binary
S07 0x07 MF1
HDEN BD V23R V23T BAUD CCITT FSK
0000_0001
S0C 0x0C MF2
CDE CIDM[1:0] 9BF BDL MLB MCH
0000_0000
S11 0x11 ONHI
DVL[2:0] AVL[4:0]
0100_1000
S12 0x12 OFHI
DCL[2:0] ACL[4:0]
0100_0000
S13 0x13 MF3
JID BTID OFHE OFHD ONHD CIDB CIDU PCM
0001_0000
S14 0x14 MF4
MRCD UDF TEO AOC OD NLD IND RD
0000_0000
S15 0x15 MLC
ATPRE VCTE FHGE ENGE STB BDA[2:1] NBE
1000_0100
S1F 0x1F ARM3
KOT[2:0] IMT[4:0]
0010_1101
S33 0x33 MDMO
DON DOF NAT TSAC
1000_0000
S36 0x36 ARM1
POF[1:0] PON[1:0] IDKT[1:0] IT[1:0]
0011_0000
S38 0x38 ARM2
DBD DCF[1:0] HMT[2:0] HF[1:0]
0011_1000
S3C 0x3C CIDG
CIDG[2:0]
0000_0100
S62 0x62 RC
CLD OCR LLC WOR FLS IR NLR RR
0000_0000
S82 0x82 IST
IST[3:0] LCLD IB[1:0]
0000_0000
SDF 0xDF DGSR
DGSR[6:0]
0000_0000
SE0 0xE0 CF1
ICTS ND SD[2:0]
0010_0010
SE1 0xE1 CLK1
MCKR[1:0] CLKD[4:0]
0000_0111
SE2 0xE2 GPIO
GPIO4[1:0] GPIO3[1:0] GPIO2[1:0] GPIO1[1:0]
0000_0000
SE3 0xE3 GPD
AING[1:0] GPD4 GPD3 GPD2 GPD1
0000_0000
SE4 0xE4 CF5
NBCK SBCK DRT[1:0] GPE APO TRSP
0000_0000
SE5 0xE5 DADL 0000_0000
SE5 0xE5 DDL 0000_0000
SE5 0xE5 DSP1
DDAV TDET TONE[4:0]
0000_0000
SE5 0xE5 DSP2
DTM[3:0] TONC[2:0]
0000_0000
SE6 0xE6 DADH 0000_0000
SE6 0xE6 DDH 0000_0000
SE6 0xE6 DSP3
CPSQ CPCD USEN2 USEN1 V23E ANSE DTMFE
0000_0000
Vue de la page 47
1 2 ... 43 44 45 46 47 48 49 50 51 52 53 ... 93 94

Commentaires sur ces manuels

Pas de commentaire